기사 메일전송
  • 기사등록 2024-11-26 14:10:28
  • 수정 2024-11-26 17:29:32
기사수정

▲ 한국기계연구원은 한국반도체연구조합 및 한화정밀기계, 크레셈, 엠티아이와 `차세대 반도체 FO-PLP기술 실용화 업무협약`을 체결했다.(左부터 ㈜엠티아이 박성균 대표이사, ㈜크레셈 오상민 대표이사, 한국기계연구원 류석현 원장, 한화정밀기계㈜ 박영민 상무, 한국반도체연구조합 안기현 사무국장)


FO-PLP 기술이 선도할 것으로 기대되는 반도체 패키지 시장에서 생산성을 6.5배 높이고 제조비용을 대폭 절감할 수 있는 차세대 반도체 패키징 기술이 개발됐다.


과학기술정보통신부 산하 한국기계연구원(원장 류석현, 이하 기계연) 자율제조연구소 반도체장비연구센터 송준엽 연구위원, 이재학 박사 연구팀과 한화정밀기계㈜, ㈜크레셈, ㈜엠티아이는 600㎜ 대면적의 패널 위에서 고집적 다차원(2.x·3D 반도체 패키징(SIP: System In Packaging)을 실현할 수 있는 FO-PLP 본딩 및 검사장비와 공정·소재기술 등 핵심 원천기술 및 특허 14건과 실용화 기술을 개발했다고 26일 밝혔다.


연구진은 원형이 아닌 사각형의 600mm x 600mm 대면적 패널을 사용하여 생산성을 극대화했다. 또한 ±5㎛ 이내의 정밀도, 시간당 1만 개 이상의 칩 생산(CPH : Chip Per Hour)이 가능한 높은 생산성의 본딩 장비(한화정밀기계㈜)와 저잔사 고내열성 소재(㈜엠티아이), 1~2㎛급 분해능을 갖는 고속 대면적 검사장비(㈜크레셈)를 통합적으로 개발 및 적용했다.


FO-PLP 기술은 칩을 대면적의 패널 위에 재분배하는 과정에서 칩 접착제의 단차, 접착 과정에서의 재배열 오차, 몰딩 시 재료 간 열팽창계수의 차이로 인한 칩 틀어짐(Die Shift) 오차가 발생한다. 단계별로 오차가 증폭되면 최종적으로 패키지 수율이 떨어진다. 기계연 연구팀에서 개발한 공정 통합형 AI 검사 및 보정 기술은 FO-PLP의 칩 틀어짐 오차를 감소시켜 수율과 생산성을 높였다.


연구진은 칩 틀어짐 ±5㎛ 수준의 정밀도를 달성했다. 이는 기존 대비 정밀도가 30% 이상 개선된 수준이다. 고속 칩 틀어짐 검사 및 보정 기술을 통해 고도의 정밀도를 확보함으로써 생산성을 해외 선진사 대비 30% 이상 높였다.


기존 300㎜ FO-WLP보다 생산성을 6.5배 향상시켜 패키지 제조비용도 대폭 줄였다. 선폭을 세계최고 수준인 7㎛ 이하로 미세화하여 향후 고성능 하이엔드 패키지에도 적용이 가능할 것으로 기대된다.


기계연은 성과보고회를 개최한 뒤 한국반도체연구조합 및 한화정밀기계㈜, ㈜크레셈, ㈜엠티아이와 차세대 반도체 FO-PLP 기술 실용화를 위한 업무협약을 체결하고 각 기관이 상용화에 힘을 모으기로 했다.


기계연 송준엽 연구위원은 “FO-PLP 시장은 향후 5년간 연평균 성장률이 30%로 예측되는 고성장 분야”라며 “`30년 500억 달러 시장이 예상되는 반도체 패키지 시장은 FO-PLP 기술이 선도할 것으로 기대한다”고 밝혔다.

0
기사수정

다른 곳에 퍼가실 때는 아래 고유 링크 주소를 출처로 사용해주세요.

http://amenews.kr/news/view.php?idx=59764
기자프로필
프로필이미지
나도 한마디
※ 로그인 후 의견을 등록하시면, 자신의 의견을 관리하실 수 있습니다. 0/1000
마크포지드
eos
프로토텍 11
로타렉스 260 한글
이엠엘 260
3D컨트롤즈 260
엔플러스솔루션스 2023
엠쓰리파트너스 23
하나에이엠티 직사
린데PLC
스트라타시스 2022 280
23 경진대회 사각
모바일 버전 바로가기